了解ADC、DAC的架構。從最基礎的sample and hold、Switched-capacitor circuits、Nyquist-rate D/A Converters到後面的實際應用,讓我對於video decoder的構造原理更有感覺。 下面是我閱讀的幾篇混波積體電路相關文章 主要資料 1) A CMOS 16-bit 20MSPS Analog front end for scanner/MFP Application. By Seung-Bin You, Jae-Whui Kim, Suki Kim. IEEE senior Member IEEE Transactions on Consumer Electronics, Vol 49, No.3, August 2003. 2) Design of high-speed Analog-to-digital converter Base-on pipeline architecture 次要資料 3) Selecting an Analog Front-End for Imaging Applications By Kevin Buckley, Analog Device. 前言 這篇文章使用16-bit AFE for CCD/CIS scanner and multi-function peripheral (MFP) ,使用3個channel 的高解析度雙取樣(correlated double sampler, CDS)、一個PGA(programmable gain amplifier)、一個參考電壓。這篇文章使用三星Samsung 0.35um CMOS 製程。晶片面積8mm,在3V電源供應之下功率消耗300mW。在CDS-PGA-ADC的通道傳輸之間,沒有missing code,且DNL在+1.3~-0.92LSB, INL在+6.7~-16.6LSB。 CCD、CIS目前再消費性電子已經是非常實用且受歡迎的產品,因此人們更需要更高解析度的AFE,但是大部分12~14bit接析度AFE只有在5V,15MSPS。這篇論文會提出16bit 20MSPS在3V且低功率消耗的AFE。第一,需要全差動的設計來降低雜訊的干擾同時能夠符合高動態訊號輸出;第二,在CDS的輸出訊號要注意在black
留言